|

 以下的( )不能支持数值处理。
A:算术运算类指令
B:移位操作类指令
C:字符串处理类指令
D:输入输出类指令第二部分非选择题
DMA传送控制的周期挪用法一般适用于( )的情况。
A:I/O设备读写周期大于内存存储周期
B:CPU工作周期比内存周期长很多
C:I/O设备读写周期小于内存存储周期
D:CPU工作周期比内存存储周期小很多
在 MODEM 之间进行传送的信号是( )信号。
A:二进制数字
B:模拟
C:随机
D:离散
一条指令从主存取出到执行完成所需的CPU周期至少( )。
A:一个
B:二个
C:三个
D:四个
EPROM是指( ) 。
A:随机读写存储器
B:只读存储器
C:可编程只读存储器
D:紫外光可擦除可编程只读存储器
<font face="Arial">微程序控制器中,机器指令与微指令的关系是( ) </font>
A:<font face="Arial">每条机器指令由一段用微指令编成的微程序来解释执行</font>
B:<font face="Arial">一条微指令由若干条机器指令组成</font>
C:<font face="Arial">每条机器指令由一条微指令来执行</font>
D:<font face="Arial">一段机器指令组成的程序可由一条微指令来执行 </font>
<font face="Arial">以下叙述正确的是( )</font>
A:<font face="Arial">汉字机内码用一个字节表示一个汉字</font>
B:<font face="Arial">汉字的输入码用于计算机中存储、交换汉字信息</font>
C:<font face="Arial">奇偶校验码能发现并纠正数据代码中一位出错</font>
D:<font face="Arial">海明码能发现并纠正数据代码中一位出错</font>
<font face="Arial">可编程的只读存储器( ) </font>
A:<font face="Arial">不一定可以改写</font>
B:<font face="Arial">一定可以改写 </font>
C:<font face="Arial">一定不可以改写</font>
D:<font face="Arial">以上都不对</font>
如指令中的地址码就是操作数,那么这种寻址方式称为( )。
A:立即寻址
B:<p>直接寻址</p>
C:间接寻址
D:寄存器寻址
<font face="Arial">在I/O系统中,不设置输入输出指令就可实现对外围设备的数据传送操作,是因为其采用了( )</font>
A:<font face="Arial">隐式编址方式 </font>
B:<font face="Arial">单独编址方式</font>
C:<font face="Arial">与内存统一编址方式 </font>
D:<font face="Arial">与通用寄存器一起编址方式</font>
在 CPU 的主要寄存器里,为了保证程序能够连续地执行下去的寄存器是( )。
A:PC
B:IR
C:DR
D:AC
逻辑式A+AB的最简式为( )。
A:A
B:AB
C:A+B
D:以上都不对
虚拟存储器与一般的主存、辅存系统的本质区别之一是( )。
A:虚拟存储器允许程序设计人员使用比主存容量大得多的地址空间,而且不必用编程方法来进行虚实地址的变换
B:虚拟存储器允许程序设计人员使用比主存容量大得多的地址空间,但是编程时必须用变址器寻址或基址寻址方式对虚实地址进行变换
C:实现虚拟存储器不需要进行虚实地址的变换
D:若使用虚拟存储器的话,编程人员必须对主辅存的存储空间进行分配
汉字在计算机内部存储、传输、检索的代码称为( )。
A:输入码
B:汉字字形码
C:汉字内部码
D:汉字交换码
<font face="Arial">下列说法正确的是( ) </font>
A:<font face="Arial">半导体RAM信息可读可写,且断电后仍能保持记忆 </font>
B:<font face="Arial">半导体RAM属易失性存储器,而静态RAM的存储信息是不易失的</font>
C:<font face="Arial">静态RAM、动态RAM都属易失性存储器,前者在电源不掉时,不易失</font>
D:<font face="Arial">静态RAM不用刷新,且集成度比动态RAM高,所以计算机系统上常使用它</font>
<font face="Arial">在2进制浮点数中,为保持真值不变,小数点向右移2位,阶码要( )</font>
A:<font face="Arial">加1</font>
B:<font face="Arial">减1</font>
C:<font face="Arial">加2</font>
D:<font face="Arial">减2</font>
<font face="Arial">一条机器指令的功能一般对应于( )</font>
A:<font face="Arial">一段微程序 </font>
B:<font face="Arial">一条微指令</font>
C:<font face="Arial">一条微命令 </font>
D:<font face="Arial">一个微操作</font>
存储器的字线是( )。
A:存储体与读写电路连接的数据线。它们通过读写电路传送或接收数据寄存器的信息。一个数据寄存器的位数正好是机器字长,故称为字线
B:存储器的数据线。其线数正好与数据寄存器的位数相对应
C:经地址译码器译码之后的存储单元的地址线
D:以上三种说法都不对
<font face="Arial">下面关于Cache的叙述,错误的是( )</font>
A:<font face="Arial">高速缓冲存储器简称Cache </font>
B:<font face="Arial">Cache处于主存与CPU之间</font>
C:<font face="Arial">程序访问的局部性为Cache的引入提供了理论依据</font>
D:<font face="Arial">Cache的速度远比CPU的速度慢 </font>
一家三口,每人一把钥匙,任何一个都可以把门打开。设三人为A、B、C,则门可开启F(=1)的逻辑表达式为( )。
A:F=ABC
B:F=A+B+C
C:F=ABC补
D:F=(A+B+C)补
<font face="Arial">一条指令从主存取出到执行完成所需的CPU周期至少( )</font>
A:<font face="Arial">一个</font>
B:<font face="Arial">二个</font>
C:<font face="Arial">三个</font>
D:<font face="Arial">四个</font>
在8421码表示的二进制数中,代码1001表示( )。
A:3
B:6
C:9
D:1
二级存储体系是由( )有机地组成一整体。
A:Cache 与寄存器组
B:Cache 与辅存
C:主存与辅存
D:Cache 与外存
<font face="Arial">以下可使用特权指令的是( )<br /></font>
A:<font face="Arial">硬件设计人员</font>
B:<font face="Arial">最终用户</font>
C:<font face="Arial">应用程序 </font>
D:<font face="Arial">系统软件</font>
<font face="Arial">下列不能做输出的是( ) </font>
A:<font face="Arial">磁带机</font>
B:<font face="Arial">显示器</font>
C:<font face="Arial">光学字符阅读机</font>
D:<font face="Arial">打印机 </font>
<font face="Arial">在堆栈数据结构及堆栈存储结构的计算机中,所需的操作数默认在堆栈内,因此,入栈和出栈操作常用( )</font>
A:<font face="Arial">零地址指令格式</font>
B:<font face="Arial">一地址指令格式</font>
C:<font face="Arial">二地址指令格式</font>
D:<font face="Arial">三地址指令格式</font>
<font face="Arial">两个n位数(包括1位符号位)相乘,乘积一般为2n-2位。一个采用原码一位乘法实现这两个数相乘的运算器,其加法器的位数一般为( )</font>
A:<font face="Arial">2n位</font>
B:<font face="Arial"><font face="Arial">2n-2位 </font></font>
C:<font face="Arial">n位</font>
D:<font face="Arial">n+2位</font>
<font face="Arial">CPU不能直接访问的是( ) </font>
A:<font face="Arial">RAM</font>
B:<font face="Arial">ROM</font>
C:<font face="Arial">内存</font>
D:<font face="Arial">外存</font>
I/O接口的中断屏蔽触发器的作用是:当该位触发器的状态为“1”时,则表示
A:不允许CPU受理其他接口的中断请求信号
B:屏蔽了所有的接口的中断请求信号
C:不受理此对应接口的中断请求信号
D:受理所有接口的中断请求
计算机语言有许多种,其中与硬件直接相关的是( )。
A:网络语言
B:操作系统
C:机器语言
D:高级语言
在一地址格式的指令中,下列( )是不正确的。
A:仅有一个操作数,其地址由指令的地址码提供;
B:可能有一个操作数,也可能有两个操作数;
C:一定有两个操作数,另一个是隐含的;
D:指令的地址码字段存放的一定是操作码。
主机与设备传送数据时,采用( ),主机与设备是非串行工作的。
A:程序查询方式;
B:中断方式;
C:DMA方式;
D:通道。
I/O与主机交换信息的方式中,中断方式的特点是( )。
A:CPU与设备串行工作;
B:CPU与设备并行工作;
C:传送与主程序串行工作;
D:传送与主程序并行工作。
常用的虚拟存储系统由( )两级存储器组成,其中辅存是大容量的磁表面存储器。
A:主存
B:辅存
C:cache
D:通用寄存器
当前的CPU由( )组成。
A:控制器
B:cache
C:运算器
D:主存
I/O和CPU之间不论是采用串行传送还是并行传送,它们之间的联络方式(定时方式)可分为 ( )三种。
A:立即响应
B:异步定时
C:同步定时
D:异步响应
在DMA方式中,CPU和 DMA控制器通常采用三种方法来分时使用主存,它们是( ) 。
A:停止 CPU访问主存
B:周期挪用
C:DMA和CPU交替访问主存
D:中断
水平型微指令的特点不包括( )。
A:一次可以完成多个操作;
B:微指令的操作控制字段不进行编码;
C:微指令的格式简短;
D:微指令的格式较长。
若采用硬件向量法形成中断服务程序的入口地址,则CPU在中断周期需完成( )。
A:保护程序断点
B:硬件关中断
C:向量地址送至 PC
D:PC+1
下列叙述中( )是不正确的。
A:控制器产生的所有控制信号称为微指令;
B:微程序控制器比硬连线控制器更加灵活;
C:微处理器的程序称为微程序;
D:指令就是微指令。
Pentium系统的段寄存器为32位寄存器。
A:错误
B:正确
<font face="Arial">在Pentium微处理机的指令指针寄存器EIP内存放着下一条要执行的指令</font>
A:错误
B:正确
<font face="Arial"> Pentium在进行分页转换中,页目录项的高20位页框地址是与物理存储器中的物理页是相对应的 </font>
A:错误
B:正确
Pentium段描述符是由8个字节共64个二进制位组成。
A:错误
B:正确
Pentium数据寄存器可以存放8、16、32位二进制数据。
A:错误
B:正确
<font face="Arial">在全局描述符表 GDT(Global Descriptor Table)中存放供所有程序共用的段描述符</font>
A:错误
B:正确
<font face="Arial">Pentium处理机是32位微处理机,因此其内部数据总线是32位的</font>
A:错误
B:正确
<font face="Arial">系统地址寄存器只能在保护方式下使用,所以又称其为保护方式寄存器</font>
A:错误
B:正确
运算器是存储信息的部件,是寄存器的一种。
A:错误
B:正确
<font face="Arial">Pentium的V流水线和U流水线都可执行任何指令</font>
A:错误
B:正确
|
|