|

4.一个16选一的数据选择器,其数据输入端有个。
A:1
B:2
C:4
D:16
7.同步时序电路和异步时序电路比较,其差异在于后者。
A:没有触发器
B:没有统一的时钟脉冲控制
C:没有稳定状态
D:输出只与内部状态有关
N个触发器可以构成的。
A.N进制计数器B.2N进制计数器C.N2进制计数器D.2N进制计数器
A:A
B:B
C:C
D:D
2.在下列逻辑电路中,是时序逻辑电路的为。
A:译码器
B:编码器
C:全加器
D:寄存器
4.一个16选一的数据选择器,其数据输入端有个。
A:1
B:2
C:4
D:16
1.以下电路中常用于总线应用的有。
A:三态门
B:OC门
C:漏极开路门
D:CMOS与非门
4.把一个五进制计数器与一个四进制计数器串联可得到。
A:4进制计数器
B:5进制计数器
C:9进制计数器
D:20进制计数器
13、十六进制数ACB9的等值二进制数为
A:1.01011E 15
B:1.01011E 15
C:1.01011E 15
D:1.01011E 15
把一个五进制计数器与一个四进制计数器串联可得到。A.4进制计数器B.5进制计数器C.9进制计数器D.20进制计数器
A:A
B:B
C:C
D:D
多谐振荡器可产生。A.正弦波B.矩形脉冲C.三角波D.锯齿波
A:A
B:B
C:C
D:D
16K×8的RAM地址线数量为
A:4
B:8
C:14
D:16
某模拟信号最高谐波频率为15KHZ,若将其转换为数字信号,你认为下列的采样频率哪个比较合适A、15KHZB、40KHZC、10KHZD、1000HZ
A:A
B:B
C:C
D:D
16、十进制数105的等值八进制数为
A:151
B:135
C:231
D:326
1、可以有多个有效输入电平的编码器为
A:优先编码器
B:二一十进制编码器
C:二进制编码器
D:高有效编码器
构成时序电路必须有:A、计数器B、组合电路C、门电路D、存储电路
A:A
B:B
C:C
D:D
5.N个触发器可以构成的。
A:N进制计数器
B:2N进制计数器
C:N2进制计数器
D:2N进制计数器
2.对于D触发器,欲使Qn 1=Qn,应使输入D=。
A:0
B:1
C:Q
D:D
29、一个二输入或非门,输入端分别为A、B,输出为F,当A=1时则F=
A:0
B:1
C:B
D:AB
21.十进制数25用8421BCD码表示为
A:10101
B:100101
C:100101
D:10101
1.N个触发器可以构成二进制寄存器的位数为。
A:N-1位
B:N位
C:N 1位
D:2N位
RAM断电之后,能够将存储内容保存下来
A:错误
B:正确
构成时序电路必须有计数器
A:错误
B:正确
13、在补码表示方法中最高位是符号位,“0”表示正数,“1”表示负数,补码的数值是将原码数值按位取反后,在最低位加1。
A:错误
B:正确
17.二进制数110001转换成十进制数为49。
A:错误
B:正确
4、优先编码器可以有多个有效输入电平。
A:错误
B:正确
1、D触发器的特性方程为Qn 1=D,与Qn无关,所以它没有记忆功能。
A:错误
B:正确
一个RAM芯片有10条地址线,4条输出线,该芯片每个字中含有8位
A:错误
B:正确
23、若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
A:错误
B:正确
21、十进制数(9)10比十六进制数(9)16小
A:错误
B:正确
同步时序电路由组合电路和存储器两部分组成。
A:错误
B:正确
权电阻网络D/A转换器的电路简单且便于集成工艺制造,因此被广泛使用。
A:错误
B:正确
12、当用反码表示时,最高位是符号位,“0”表示正数,“1”表示负数,反码的数值是将原码数值逐位取反。
A:错误
B:正确
6、当传送十进制数5时,在8421奇校验码的校验位上值应为1。
A:错误
B:正确
A/D转换过程中,必然会出现量化误差。
A:错误
B:正确
24、若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
A:错误
B:正确
D/A转换器的位数越多,转换精度越高。
A:错误
B:正确
8、优先编码器不允许多个编码信号同时有效。
A:错误
B:正确
3、同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。
A:错误
B:正确
1、在二—十进制编码器电路中,允许同时在多个输入端加入有效输入编码信号。
A:错误
B:正确
单稳态触发器一般用于定时、整形和延时
A:错误
B:正确
|
|