|

40、在目前计算机上广泛使用的U 盘,其接口使用的总线标准是()
A:VESA
B:USB
C:AGP
D:PCI__
6、一个计算机系统采用32 位单字长指令,地址码为12 位,如果定义了250 条二地址指令,那么还可以有()条单地址指令
A:4K
B:8K
C:16K
D:24K
下列第()条是合法的访问I/O端口指令。
A:IN AL,100H
B:IN AL,BX
C:IN AL,BL
D:IN AL,DX
22、在菊花链方式下,越靠近控制器的设备()
A:得到总线使用权的机会越多,优先级越高
B:得到总线使用权的机会越少,优先级越低
C:得到总线使用权的机会越多,优先级越低
D:得到总线使用权的机会越少,优先级越高
40、超标量流水技术()
A:缩短原来流水线的处理周期
B:在每个时钟周期内同时并发多条指令
C:把多条能并行操作的指令组合成一条具有多个操作码字段的指令
D:都不对
18、采用同步控制的目的是()
A:提高执行速度
B:简化控制时序
C:满足不同操作对时间安排的需要
D:满足不同设备对时间安排的需要
20、如果一个高速缓存系统中,主存的容量为12MB,Cache 的容量为400KB,则该存储系统的总容量为()
A:12MB 400KB
B:12MB
C:400KB
D:12MB-400KB
10、假定指令中地址码所给出的是操作数的有效地址,则该指令采用()寻址方式
A:立即
B:直接
C:基址
D:相对
23、DMA 数据的传送是以()为单位进行的
A:字节
B:字
C:数据块
D:位
8086微处理器的可屏蔽中断请求信号来自于()
A:CLK引脚
B:NMI引脚
C:INTR引脚
D:GND引脚
十进制小数转换成十六进制数可采用()
A:除基(10)取余法
B:除基(16)取余法
C:乘基(10)取整法
D:乘基(16)取整法
8、某计算机字长为32 位,存储器容量为16MB,CPU 按半字寻址时可寻址的单元数为()
A:224
B:223
C:222
D:221
13、某计算机主存容量为64KB,其中ROM 区为4KB,其余为RAM 区,按字节编址。现用2K×8 位的ROM 芯片和4K×4 位的RAM 芯片来设计该存储器,则需要上述规则的ROM 芯片数和RAM 芯片数分别是()
A:1、15
B:2、15
C:1、30
D:2、30
指令流通常是()
A:从主存流向控制器
B:从控制器流向主存
C:从控制器流向控制器
D:从主存流向主存
22、采用变址寻址可以扩大寻址范围,且通常()
A:变址寄存器的内容由用户确定,在程序执行过程中不能改变
B:变址寄存器的内容由操作系统确定,在程序执行过程中不能改变
C:变址寄存器的内容由用户确定,在程序执行过程中可以改变
D:变址寄存器的内容由操作系统确定,在程序执行过程中可以改变
19、总线的数据传输率可按公式Q = W×F / N 计算,其中Q 为总线数据传输率,W 为总线数据宽度,F 为总线时钟频率,N 为完成一次数据传送所需要的总线时钟周期个数。若总线位宽为16 位,总线时钟频率为8MHz,完成一次数据传送需2 个总线时钟周期,则总线数据传输率Q 为()
A:16Mb/s
B:8Mb/s
C:16MB/s
D:8MB/s
11、系统总线中地址线的功能是()
A:用于选择主存单元地址
B:用于选择进行信息传输的设备
C:用于选择外存地址
D:用于指定主存和I/O 设备接口电路的地址
设SP=50H,执行段间返回指令RET 后,寄存器SP的内容是()。
A:5AH
B:5CH
C:54H
D:44H
控制器的全部功能是()
A:产生时序信号
B:从主存取出指令并完成指令操作码译码
C:从主存取出指令、分析指令并产生有关的操作控制信号
D:都不对
在机器内部操作中,CPU与存贮器之间信息交换使用的是()。
A:逻辑地址
B:物理地址
C:有效地址
D:相对地址
39、采用CRC 校验码时,若生成多项式G(X) = X4 X 1,则对应的二进制编码为()
A:11000
B:10010
C:11111
D:10011
6、某内存若为16MB,则表示其容量为()KB
A:16
B:16384
C:1024
D:16000
32、“春”字的机内码为B4BAH,由此可以推算出它在GB2312-80 国家标准中所在的区号是()
A:19 区
B:20 区
C:3 区
D:35 区
采用部分译码法的片选控制()
A:有地址重叠问题
B:没有地址重叠问题
C:地址一定是不连续的
D:地址一定是连续的
33、计算机主频的周期是指()
A:指令周期
B:时钟周期
C:CPU 周期
D:存取周期
17、控制器时序的同步控制是()
A:只适用于CPU 控制的方式
B:由统一时序信号控制的方式
C:所有指令执行时间都相同的方式
D:不强调统一时序信号控制的方式
2、挂接在总线上的多个部件()
A:只能分时向总线发送数据,并只能分时从总线上接收数据
B:只能分时向总线发送数据,但可同时从总线接收数据
C:可同时向总线发送数据,并同时从总线接收数据
D:可同时向总线发送数据,但只能分时从总线接收数据
1、对真值0 表示形式唯一的机器数是()
A:原码
B:补码和移码
C:反码
D:以上都不对
35、定点加法运算中,()时表示数据溢出
A:双符号位相同
B:双符号位不同
C:两正数相加
D:两负数相加
18、计算机的存储系统是指()
A:RAM
B:ROM
C:主存储器
D:Cache、主存储器和外存储器
DRAM存储器芯片只要不关电源,信息就不会丢失。
A:错误
B:正确
指令系统是表征一台计算机功能的重要因素
A:对
B:错
当指令执行完后,其结果是偶数时,奇偶标志PF=1。
A:错误
B:正确
快表采用了优化搜索算法,因此查找速度快
A:对
B:错
Cache 与主存统一编址,Cache 的地址空间是主存地址空间的一部分
A:对
B:错
A、寻址方式是指令如何给出操作数或操作数地址
A:对
B:错
任何一个十进制小数都可以用二进制精确表示。
A:错误
B:正确
所有指令都有操作码和地址码
A:对
B:错
一个寄存器不可能即作数据寄存器,又作地址寄存器
A:对
B:错
计算机的内存与外存都可以直接与CPU交换数据。
A:错误
B:正确
字长越长,计算机处理数据的速度越快;
A:错误
B:正确
零的补码和移码表示相同
A:对
B:错
快表和慢表都存储在主存中,但快表比慢表容量小
A:对
B:错
8253的计数执行单元最多可计数65535个输入脉冲。()
A:错误
B:正确
指令系统是计算机硬件设计的重要依据
A:对
B:错
ROM 和RAM 的访问方式相同,都采用随机访问方式进行
A:对
B:错
指令系统和机器语言无关
A:对
B:错
半导体RAM 信息可读可写,且断电后仍能保持记忆
A:对
B:错
8259A中对任何一级外部IR中断源都可单独进行屏蔽。
A:错误
B:正确
I/O 端口可以和主存统一编号,也可以单独编号
A:对
B:错
|
|