|

 同步时序电路和异步时序电路比较,其差异在于后者__________.
A:没有触发器
B:没有统一的时钟脉冲控制
C:没有稳定状态
D:输出只与内部状态有关
下列四种类型的逻辑门中,可以用_________实现三种基本运算。
A:与门
B:或门
C:非门
D:与非门
ROM是指_____________。
A:随机读写存储器
B:只读存储器
C:不可擦除式只读存储器
D:可擦可编程只读存储器
米你型时序电路的输出__________.
A:只与当前外输入有关
B:只与内部状态有关
C:与外输入和内部状态都有关
D:与外输入和内部状态都无关
计数器在电路组成上的特点是___________。
A:有CP输入端,无数据输入端
B:有CP输入端和数据输入端
C:无CP输入端,有数据输入端
D:无CP输入端,无数据输入端
同步计数器和异步计数器比较,同步计数器的显著优点是__________。
A:工作速度高
B:触发器利用率高
C:电路简单
D:不受时钟CP控制
一位842lBCD码计数器至少需要__________个触发器。
A:3
B:4
C:5
D:6
余3码10001000对应的2421码为_________.
A:01010101
B:10000101
C:10111011
D:11101011
将D触发器改造成T触发器,图1所示电路中的虚线框内应是_______。<IMG SRC="http://file.open.com.cn/Lms/ItemDBAttachments/image/singleselect/ddsjjg/20051117/7dde8d11.JPG"></IMG>
A:或非门
B:与非门
C:异或门
D:同或门
仅具有“保持” “翻转”功能的触发器叫___________。
A:JK触发器
B:T触发器
C:D触发器
D:RS触发器
仅具有“置0” “置1” “保持” “翻转”功能的触发器叫___________。
A:JK触发器
B:D触发器
C:T触发器
D:以上选项都不对
实现两个四位二进制数相乘的组合电路,应有_________个输出函数。
A:8
B:9
C:10
D:11
一个16选1的数据选择器(十六路数据选择器),其地址输入(选择控制输入)端有__________个。
A:1
B:2
C:4
D:8
七段数码显示译码电路应有 ____________个输出端。
A:8
B:7
C:16
D:15
编码电路和译码电路中,____________电路的输出是二进制代码。
A:编码
B:译码
C:编码和译码
D:以上选项都不对
下列各运算集合中,具有完备性的是______ 。
A:与或非运算
B:或非运算
C:与运算
D:非运算
在何种情况下,“或非”运算的结果是逻辑“0”。____
A:全部输入为“0”
B:全部输入为“1”
C:任一输入为“0”,其他输入为“1”
D:任一输入为“1”
组合逻辑电路的输出与输入的关系可用 ________描述。
A:真值表
B:流程表
C:逻辑表达式
D:状态图
时序逻辑电路中一定包含_________.
A:触发器
B:组合逻辑电路
C:移位寄存器
D:译码器
逻辑函数F=A⊕B和G=A⊙B满足关系 _______ 。
A:F=G非
B:F‘=G
C:F‘=G非
D:F=G⊕1
n个变量的逻辑函数的最小项是 ________ 。
A:n个变量的积项,它包含全部n个变量
B:n个变量的和项
C:每个变量都以原变量的形式出现
D:每个变量都以原变量或反变量的形式出现,且仅出现一次
并行加法器采用先行进位(并行进位)的目的是提高运算速度。
A:错误
B:正确
化简完全确定状态表时,最大等效类的数目即最简状态表中的状态数目。
A:错误
B:正确
图3所示是一个具有一条反馈回路的电平异步时序逻辑电路。<IMG SRC="http://file.open.com.cn/Lms/ItemDBAttachments/image/judge/ddsjjg/20051117/22fa2fc9.JPG"></IMG>
A:错误
B:正确
反码和补码均可实现将减法运算转化为加法运算。
A:错误
B:正确
|
|