|

 逻辑式F=ABC可变换为()。
A:F=AB+C
B:F=A+BC
C:F=CBA
D:F=A+B+C
数字系统和模拟系统之间的接口常采用()。
A:计数器
B:多谐振荡器
C:数/模和模/数转换器
D:存储器
接通电源电压就能输出矩形波形的电路是()。
A:单稳态触发器
B:施密特触发器
C:D触发器
D:多谐振荡器
十进制数236对应的二进制数是()。
A:11101100
B:11001110
C:01100111
D:01110110
8421BCD码10000001转化为十六进制数是()。
A:15
B:51
C:81
D:18
n位的二进制加法计数器,能计数的最大十进制数是()。
A:10
B:2n-1
C:n
D:n-1
TTL与非门多余输入端的处理是()。
A:接低电平
B:任意
C:通过100W电阻接地
D:通过100kW电阻接地
用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为()。
A:3.3V
B:5V
C:6.6V
D:10V
八位的逐次比较式A/D转换器完成一次转换的时间为0.08s,其时钟信号频率()Hz。
A:60
B:80
C:100
D:120
某模/数转换器的输入为 0~5V 模拟电压,输出为8 位二进制数字信号(D7~D0)。则该模/数转换器能分辨的最小模拟电压为()。
A:0.01V
B:0.0196V
C:0.0392V
D:0.1v
三态输出门的输出状态为()。
A:高电平
B:低电平
C:高阻
D:低阻
时序逻辑电路按状态变化的特点分为()。
A:同步时序逻辑电路
B:异步时序逻辑电路
C:米里型
D:摩尔型
触发器的特点是()。
A:在输入信号作用下稳态不变
B:具有一个稳态
C:具有两个稳态
D:在输入信号作用下两个稳态可以相互转换
以下关于时序逻辑电路的说法正确的是()。
A:任一时刻的输出信号不仅和当时的输入信号有关,而且与电路原状态有关
B:时序电路必须包含存储电路
C:状态转换表、时序图等可以描述时序逻辑电路
D:时序电路工作时始终在有限个状态间按一定规律转换
计数器按CP脉冲的输入方式可分为()。
A:同步计数器
B:异步计数器
C:延时计数器
D:以上均正确
CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。
A:微功耗
B:高速度
C:高抗干扰能力
D:电源范围宽
以下说法正确的是()。
A:同步SR结构是电平触发方式
B:维持阻塞结构是边沿触发方式
C:同步SR结构是边沿触发方式
D:维持阻塞结构是电平触发方式
构成移位寄存器可以采用的触发器有()。
A:R-S型
B:J-K型
C:主从型
D:同步型
在下列逻辑电路中,属于组合逻辑电路的有()。
A:译码器
B:编码器
C:全加器
D:寄存器
根据不同需要,在集成计数器芯片的基础上,通过采用()方法可以实现任意进制的计数器。
A:反馈归零法
B:预置数法
C:进位输出置最小数法
D:进位输出置最大数法
因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
A:对
B:错
ADC的转换速度用转换时间来描述。
A:对
B:错
在二进制译码器中,如果输入代码有n位,则有2的(n-1)次方个输出信号。
A:对
B:错
从电路分类来看,计数器是属于组合逻辑电路。
A:对
B:错
为了暂存四位数据信号,可用二个触发器构成数据寄存器。
A:对
B:错
任何逻辑函数都可以表示成最简最小项之和的形式,而且对某一个逻辑函数来说,这种表示形式只有一个。
A:对
B:错
逻辑变量的取值,1比0大。
A:对
B:错
八路数据分配器的地址输入(选择控制)端有8个。
A:对
B:错
对正逻辑而言的“与”门电路,采用负逻辑表示时则为“或”门电路。
A:对
B:错
DAC是将输入的数字量转换成输出的模拟量的器件。
A:对
B:错
|
|