|

 可用于总线结构,分时传输的门电路是()。
A:异或门
B:同或门
C:OC门
D:三态门
对于TTL与非门闲置输入端的处理,不可以()。
A:接电源
B:通过电阻33kΩ接电源
C:接地
D:与有用输入端并联
要用1K×8的RAM扩展成8K×16的RAM,需选用(????)译码器。
A:3线-8线
B:2线-4线
C:1线-2线
D:4线-16线
欲使边沿JK触发器构成T’触发器,则只要使()。
A:JK=01
B:JK=11
C:JK=10
D:JK=00
由集成定时器555构成的单稳态触发器,加大定时电容C,则()。
A:增大输出脉冲的幅度
B:增大输出脉冲的宽度
C:对输出脉冲无影响
D:减小输出脉冲的宽度
两输入逻辑异或门的输入/输出逻辑关系为( )。
A:有1出0,全0出1
B:有0出1,全1出0
C:相同出0,不同出1
D:相同出1,不同出0
下列说法正确的是()。
A:同步触发器没有空翻现象
B:同步触发器能用于组成计数器、移位寄存器
C:同步触发器不能用于组成计数器、移位寄存器
D:以上均不正确
一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是?(????)。
A:0000
B:0001
C:0011
D:0010
接通电源电压就能输出矩形波形的电路是()。
A:单稳态触发器
B:施密特触发器
C:D触发器
D:多谐振荡器
OD非门在输入为低电平(输出端悬空)情况下,输出为()状态。
A:高电平
B:低电平
C:开路
D:不确定
GAL中的OLMC可组态为()等几种工作模式。
A:专用输入
B:寄存反馈输出
C:组合输出
D:组合输入
下列那种是描述时序电路逻辑功能的方法()。
A:逻辑方程组
B:状态图
C:电路图
D:时序图
下列对施密特触发器的描述正确的是()。
A:具有回差电压特性
B:能将边沿变化缓慢的电压波形整形为边沿陡峭的矩形脉冲
C:能将边沿变化陡峭的电压波形整形为边沿缓慢的矩形脉冲
D:不具有回差电压特性
三态输出门的输出状态为()。
A:高电平
B:低电平
C:高阻
D:低阻
二进制加法运算的基本规则有()。
A:逢二进一
B:最低位是两个数最低位的相加
C:除最低位其余位都是三个数相加
D:任何位相加都产生两个结果(本位和向高位的进位)
下列哪一个是按照电路结构对触发器进行分类的()。
A:基本RS触发器
B:T触发器
C:同步触发器
D:主从触发器
脉冲整形电路有()。
A:多谐振荡器
B:单稳态触发器
C:施密特触发器
D:555定时器
欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端()。
A:J=K=1
B:J=Q,K=Q
C:J=Q,K=1
D:J=0,K=1
以下电路中实现“线与”功能的有()。
A:与非门
B:三态输出门
C:集电极开路门
D:漏极开路门
逻辑函数的表示方法有()。
A:真值表
B:逻辑函数式
C:逻辑图
D:波形图和卡诺图
DAC的分辨率就是当输入数字信号最低位变化1时,输出模拟电压的变化量。
A:对
B:错
CMOS集成门电路是当前组合逻辑电路的基本逻辑单元。
A:对
B:错
实现触发器的功能转换,有两种方法,即状态方程法和驱动表法。
A:对
B:错
普通的逻辑门电路允许将输出端直接连在一起。
A:对
B:错
单稳态触发器的主要应用为:定时、延时、整形。
A:对
B:错
真值表和最小项之和表达式对一个逻辑函数来说不是唯一的。
A:对
B:错
从电路分类来看,计数器是属于组合逻辑电路。
A:对
B:错
三种基本逻辑关系是“与”逻辑、“或”逻辑、“非”逻辑。
A:对
B:错
维持阻塞式触发器也存在一次性翻转问题。
A:对
B:错
为了暂存四位数据信号,可用二个触发器构成数据寄存器。
A:对
B:错
|
|