|

 将边沿变化缓慢的信号变成边沿陡峭的脉冲,可使用()。
A:多谐振荡器
B:施密特触发器
C:单稳态触发器
D:积分电路
施密特触发器有()个稳定状态,多谐振荡器有()个稳定状态。
A:2、0
B:0、2
C:1、0
D:0、1
若希望采用触发器设计一个六进制同步计数器,故需要()个触发器。
A:3
B:2
C:6
D:4
拉电流负载是门电路输出为()电平时的负载。
A:高
B:低
C:悬空
D:零
字数为128的ROM存储器存储容量为1204位,字长为(?????)位,地址线为(???)根。
A:8,8
B:8,7
C:4,7
D:4,8
下列说法正确的是()。
A:同步触发器没有空翻现象
B:同步触发器能用于组成计数器、移位寄存器
C:同步触发器不能用于组成计数器、移位寄存器
D:以上均不正确
随机存取存储器具有()功能。
A:读/写
B:无读/写
C:只读
D:只写
8421BCD码10000001转化为十六进制数是()。
A:15
B:51
C:81
D:18
输出端可直接连在一起实现“线与”逻辑功能的门电路是()。
A:与非门
B:或非门
C:三态门
D:OC门
多谐振荡器()。
A:有两个稳态
B:有一个稳态
C:没有稳态
D:不能确定
在下列逻辑电路中,属于组合逻辑电路的有()。
A:译码器
B:编码器
C:全加器
D:寄存器
下列触发器中,克服了空翻现象的有()。
A:边沿D触发器
B:主从RS触发器
C:同步RS触发器
D:主从JK触发器
三态输出门的输出状态为()。
A:高电平
B:低电平
C:高阻
D:低阻
施密特触发器有两个阈值电压,分别称作()。
A:正向阈值电压
B:反向阈值电压
C:高电压#低电压
与逐次逼近型ADC比较,双积分型ADC的特点是()。
A:转换速度快
B:转换速度低
C:抗干扰能力强
D:抗干扰能力弱
逻辑函数的表示方法有()。
A:真值表
B:逻辑函数式
C:逻辑图
D:波形图和卡诺图
欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端()。
A:J=K=1
B:J=Q,K=Q
C:J=Q,K=1
D:J=0,K=1
一种进位计数制包含两个基本因素()。
A:数制
B:码制
C:基数
D:位权
数字系统的优点有()。
A:较大的动态范围
B:可预先决定精度
C:可靠性高
D:对温度变化敏感性低
CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。
A:微功耗
B:高速度
C:高抗干扰能力
D:电源范围宽
DAC是将输入的数字量转换成输出的模拟量的器件。
A:对
B:错
构成计数电路的基本单元是具有记忆作用的触发器。
A:对
B:错
CMOS集成门电路是当前组合逻辑电路的基本逻辑单元。
A:对
B:错
逻辑变量的取值,1比0大。
A:对
B:错
在二进制译码器中,如果输入代码有n位,则有2的(n-1)次方个输出信号。
A:对
B:错
若逻辑代数式A+B=B+C,则A=C。
A:对
B:错
异步计数器的优点是结构简单,缺点是速度慢。
A:对
B:错
在逻辑代数中,不管是变量还是函数,它们只有0和1两个取值,且表示数量的大小。
A:对
B:错
因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
A:对
B:错
DAC的分辨率就是当输入数字信号最低位变化1时,输出模拟电压的变化量。
A:对
B:错
|
|