超前自学网

 找回密码
 立即注册

奥鹏在线作业,2元一门,先做后付,微信424329

查看: 100|回复: 0

西交《微机原理与接口技术》在线作业

[复制链接]

3万

主题

3万

帖子

9万

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
95816
发表于 2020-8-8 19:05:38 | 显示全部楼层 |阅读模式
微信公众号:超前自学网
点击这里
下列四条指令都可用来使累加器清"0",但其中不能清"进位"位的是(  ) 。
A:XORAL,AL
B:ANDAL,0
C:MOVAL,0
D:SUBAL,AL

某系统中,已知建立堆栈时SS=2360H,SP=0800H,经过一段时间后,SP的内容变为0700H,则堆栈中有多少个字的数据()
A:80H
B:50H
C:100
D:100H

下面的说法中,()是正确的
A:EPROM是不能改写的
B:EPROM是可改写的,所以也是一种读写存储器
C:EPROM是可改写的,但它不能作为读写存储器
D:EPROM只能改写一次

加减类运算指令对标志位的状态()
A:有影响
B:部分影响
C:无影响
D:任意

执行下列程序后,(AL)=(   )。  MOVAL,92H
SUBAL,7lH
DAS
A:21
B:11
C:21H
D:11H

微处理器系统中采用存储器映像方式编址时存储单元与I/O端口是通过来区分的。(   )
A:不同的地址编码
B:不同的读/写控制逻辑
C:专用I/O指令

采用两片8259A可编程中断控制器级联使用,可以使CPU的可屏蔽中断扩大到(  )。
A:15
B:16
C:32
D:64

计算机内部,一切信息的存取,处理和传送都是以()形式进行
A:EBCDIC码
B:ASCII码
C:十六进制编码
D:二进制编码

在保护模式下,代码段的段基址存在于()中
A:段选择符
B:指令指针寄存器
C:段寄存器
D:段描述符

下列指令中不属于逻辑运算指令的是()
A:XOR
B:CWD
C:NOT
D:OR

按与存储器的关系,I/O端口的编址方式分为(     )。
A:线性和非线性编址
B:集中与分散编址
C:统一和独立编址
D:重叠与非重叠编址

和外存储器相比,内存储器的特点是(〕。
A:容量大、速度快、成本低
B:容量大、速度慢、成本高
C:容量小、速度快、成本高
D:容量小、速度快、成本低

从硬件角度而言,采用硬件最少的数据传送方式是(   )
A:DMA控制
B:中断控制
C:查询传送
D:无条件传送

主存和CPU之间增加高速缓存的目的是(      )。
A:解决CPU和主存间的速度匹配问题
B:扩大主存容量
C:既扩大主存容量,又提高存取速度
D:增强CPU的运算能力

算机内部,一切信息的存取,处理和传送都是以()形式进行。
A:EBCDIC码
B:ASCII码
C:十六进制编码
D:二进制编码

要屏蔽某外部中断,可通过改变8259A()的内容实现
A:IRR
B:IMR
C:ISR
D:PR

微机中控制总线提供()
A:来自I/O设备和存储器的响应信号
B:所有存储器和I/O设备的时序信号和控制信号
C:存储器和I/O设备的地址码
D:上述(B)(A)

状态信息是通过(     )总线进行传送的。
A:数据
B:地址
C:控制
D:外部

中断指令INT17H的中断服务程序的入口地址放在中断向量表地址(   )开始的4个存贮单元内。
A:00017H
B:00068H
C:0005CH
D:0005EH

8259A可编程中断控制器的中断服务寄存器ISR用于(   )
A:记忆正在处理中的中断
B:存放从外设来的中断请求信号
C:允许向CPU发中断请求
D:禁止向CPU发中断请求

在进入DMA工作方式之前,DMA控制器被当作CPU总线上的一个。(   )
A:I/O设备
B:I/O接口
C:主处理器
D:协处理器

80486总线采用的是(  )。
A:同步总线协定
B:半同步总线协定
C:异步总线协定

在下面关于微处理器的叙述中,错误的是()
A:微处理器是用超大规模集成电路制成的具有运算和控制功能的芯片
B:一台计算机的CPU含有1个或多个微处理器
C:寄存器由具有特殊用途的部分内存单元组成,是内存的一部分
D:不同型号的CPU可能具有不同的机器指令

在中断传送方式下,主机与外部设备间的数据传送通路是()
A:数据总线DB
B:专用数据通路
C:地址总线AB
D:控制总线CB

PC/XT微机中串口1的I/O地址范围是(  )
A:3F0H-3F7H
B:3F8H-3FF
C:2F0H-2FFH
D:2F8H-2FF

位的二进制数的补码形式表示一个带符号数,它能表示的整数范围是()
A:-127—+127
B:-128—+128
C:-127—+128
D:-128—+127

并行接口与串行接口的区别主要表现在(   )之间的数据传输前者是并行,后者是串行
A:接口与MPU
B:接口与外设
C:接口与MPU和外设

取的某一条指令的偏移地址由()提供
A:SI
B:BP
C:SP
D:IP

8086CPU在进行无符号数比较时,应根据标志位来判别。(   )
A:CF和OF
B:CF和PF
C:CF和ZF
D:ZF和OF

在PC/XT中,NMI中断的中断矢量在中断矢量表中的位置。(   )
A:是由程序指定的
B:是由DOS自动分配的
C:固定在08H开始的4个字节中
D:固定在中断矢量表的表首

总线是专门用于完成数据传送的一组信号线。()
A:错误
B:正确

利用8259A对外中断进行管理时,只能管理8个中断源。
A:错误
B:正确

无条件转移指令只能用于段内直接转移。
A:错误
B:正确

CPU在响应外中断时,会自动将标志标志寄存器的IF和TF清零。()
A:错误
B:正确

MOV[BX][BP],AX是对的。
A:错误
B:正确

在80486的32位标志寄存器中,其每一位都有一定的含义。
A:对
B:错

指令MOV AX,[BX]的源操作数是寄存器寻址方式。
A:对
B:错

寄存器寻址其运算速度较低。
A:错误
B:正确

要把变量BUFF的有效地址送给BX,可用MOVBX,BUFF指令。
A:错误
B:正确

不能给段寄存器赋立即数。
A:错误
B:正确

内中断不受IF和TF标志的影响。()
A:错误
B:正确

在可屏蔽中断的嵌套原则中,不允许低级中断打断高级中断,但允许同级中断相互打断。
A:错误
B:正确

无论采用何种工艺,动态RAM都是利用电容存储电荷的原理来保存信息的。
A:错误
B:正确

Cache是一种快速的静态RAM,它介于CPU与内存之间。
A:对
B:错

查询式输入输出是按先读状态端口,后读/写数据端口的顺序传送数据的。
A:错误
B:正确

80486的逻辑段不允许有段的重叠和交叉。
A:对
B:错

中断服务程序结束时,可用RET指令代替IRET指令返回主程序。
A:错误
B:正确

对堆栈区的操作必须遵循先进先出的原则。
A:对
B:错

指令MOV DI,OFFSET [BX][SI]是正确的。
A:对
B:错

I/O接口的基本功能之一是完成数据的缓冲。()
A:错误
B:正确

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|Archiver|手机版|小黑屋|超前自学网 ( 皖ICP备20014425号-1 )|网站地图

GMT+8, 2025-5-2 04:47

Powered by Discuz! X3.4

© 2001-2013 Comsenz Inc.. 技术支持 by 巅峰设计

快速回复 返回顶部 返回列表