|

 需要刷新的存储器是( )。
A:Cache
B:ROM
C:静态存储器
D:动态存储器
若某数X的真值为-0.1010,它的( )表示为1.0110。
A:原码
B:补码
C:反码
D:移码
指令的寻址方式有顺序和跳跃两种,采用跳跃寻址方式,可以实现( )。
A:堆栈寻址
B:程序的条件转移
C:程序的无条件转移
D:程序的条件转移或无条件转移
在I/O设备、数据通道、时钟和软件这四项中,可能成为中断源的是________。
A:I/O设备
B:I/O设备和数据通道
C:I/O设备、数据通道和时钟
D:I/O设备、数据通道、时钟和软件
信息可以同时在两个方向上传输的总线称为 总线
A:单工
B:半双工
C:全双工
D:单双工
中断向量地址是______
A:子程序入口地址
B:中断源服务程序入口地址
C:中断服务程序入口地址
D:中断返回地址
目前我们所说的个人台式商用机属于( )。
A:巨型机
B:中型机
C:小型机
D:微型机
通道是重要的I/O方式,其中适合连接大量终端及打印机的通道是______。
A:数组多路通道
B:选择通道
C:字节多路通道
D:以上答案全不对
计算机的外围设备是指_____
A:输入/输出设备
B:外存设备
C:通信设备
D:除主机外的其他设备
有关高速缓冲存储器Cache的说法正确的是( )。
A:只能在CPU以外
B:CPU内外都可以设置Cache
C:只能在CPU以内
D:若存在Cache,CPU就不能再访问内存
在下列几种存储器中,CPU可直接访问的是( )
A:主存储器
B:磁盘
C:磁带
D:光盘
断电后会丢失信息的是( )。
A:ROM
B:RAM
C:PROM
D:快闪存储器
原码一位乘法中符号位( )
A:与数值位分别进行运算
B:与数值位一起参与运算
C:表示进位
D:表示溢出
以下叙述正确的是( )
A:主存的存取速度可以与CPU匹配
B:主存由RAM构成,不包括ROM
C:辅存中的程序需要调入主存中才能运行
D:若指令的地址码为20位,则主存容量一定是20MB
用于对某个寄存器中操作数的寻址方式称为( )寻址。
A:直接
B:间接
C:寄存器直接
D:寄存器间接
一个256K×8的存储器,其地址线和数据线总和为( )
A:16
B:18
C:26
D:20
当前设计高性能计算机的重要技术途径是( )。
A:提高CPU主频
B:扩大主存容量
C:采用非冯?诺依曼结构
D:采用并行处理技术
某机字长32位,存储容量1MB。若按字编址,它的寻址范围是( )
A:1M
B:512KB
C:256K
D:256KB
EPROM是指( )
A:读写存储器
B:只读存储器
C:可编程的只读存储器
D:光擦除可编程的只读存储器
若[x]反=1.1011,则x =( )。
A:-0.0101
B:-0.0100
C:0.1011
D:-0.1011
在组合逻辑控制器中,微操作控制信号由 ____决定
A:指令操作码
B:时序
C:状态条件
D:地址
微指令格式可分为_____。
A:垂直
B:定长
C:不定长
D:水平
以下叙述中( )是正确的。
A:取指令操作是控制器固有的功能,不需要在操作码控制下完成
B:所有指令的取指令操作都是相同的
C:在指令长度相同的情况下,所有指令的取指操作都是相同的
下列叙述中____是不正确的。
A:主存可由RAM和ROM组成;
B:主存只能由ROM组成;
C:主存只能由RAM组成;
D:主存只能由SRAM组成。
目前流行的总线标准有( )
A:ISA
B:EISA
C:VESA
D:PCI
以下错误的是( )
A:中断方式一般用于处理随机出现的服务请求
B:外部设备一旦发出中断请求,便能立即得到CPU的响应
C:外部设备一旦发出中断请求,CPU应当立即响应
D:中断方式可用于CPU向外围设备的请求
在下列几种存储器中,CPU不可直接访问的是( )。
A:主存储器
B:磁盘
C:磁带
D:光盘
一个总线传输周期包括______。
A:申请分配阶段
B:寻址阶段
C:传输阶段
D:结束阶段
下列中断作用的描述正确的是( )
A:运行CPU与多IO设备并行工作
B:实现大通连的数据传递,而不受CPU干预
C:运行用户干预机器
D:程序计数器
E:实现多处理机系统中处理机之间的联系
计算机硬件不能直接识别和运行的有()程序。
A:机器语言
B:汇编语言
C:高级语言
D:VHDL
硬磁盘不属于输入输出设备。
A:错误
B:正确
指令周期就是CPU从取出一条指令、分析指令并执行这条指令所花费的时间。
A:错误
B:正确
指令系统中采用不同寻址方式的目的主要是实现程序控制。
A:错误
B:正确
信息传输基本有串行传送、并行传送、分时传送三种方式
A:错误
B:正确
在中央处理器中,运算器可以向控制器发出命令进行运算操作
A:错误
B:正确
存储器采用双译码方式比单译码方式减少了地址选择线的数目。
A:错误
B:正确
高速缓存通常用SRAM芯片构成。
A:错误
B:正确
从一条指令的启动到下一条指令的启动的间隔时间成为机器周期。
A:错误
B:正确
总线中地址线的功能是用于指定存储器单元和I/O设备接口电路的选择地址。
A:错误
B:正确
单总线结构系统是指:各大功能部件之间用一组总线连接。
A:错误
B:正确
|
|