|

 PAL的中文全称是()
A:通用阵列逻辑
B:现场可编程门阵列
C:可编程逻辑阵列
D:可编程阵列逻辑
将幅值上,时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为()
A:采样
B:量化
C:保持
D:编码
8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中
A:1
B:2
C:4
D:8
施密特触发器有()
A:两个稳态
B:一个稳态,两个暂稳态
C:一个稳态,一个暂稳态
D:两个暂稳态
将二进制数000100000011.0010转换为十进制数是:()
A:252.125
B:225.125
C:259.125
D:255.125
多余输入端可以悬空使用的门是()。
A:与非门
B:TTL与非门
C:或非门
D:亦或门
ispEXPERT设计输入不可采用()
A:原理图
B:硬件描述语言
C:功能模拟
D:混合输入
逻辑代数由逻辑变量集、逻辑常量及其()构成.
A:逻辑运算
B:程序
C:符号
D:伪代码
无论是那一种ADC,都是要把()
A:离散的模拟量转换成连续的数字量
B:离散的模拟量转换成离散的数字量
C:连续的模拟量转换成离散的数字量
D:连续的模拟量转换成连续的数字量
PLSI器件的实现功能的核心部分是()
A:通用逻辑块(GLB)
B:总体布线池(GRP)
C:输出布线池(ORP)
D:输入输出单元
下列哪些属于逻辑运算()。
A:加
B:与
C:或
D:非
基本RS触发器的S和R叫做直接置位端和直接复位端,这种触发器()。
A:可以用来存储信息
B:不能用做计数
C:不可以用来存储信息
D:能用做计数。
下列哪些属于直接型ADC()
A:逐次逼近型ADC
B:单积分型ADC
C:双积分型ADC
D:并联方式ADC
当温度升高时,二极管的反向饱和电流将:()。
A:增大
B:不变
C:减小
D:改变
T型网络D/A转换器电路由()组成
A:T型电阻解码网络
B:模拟电子开关
C:求和放大器
D:移位寄存器
DAC的主要技术指标是()
A:分辨率
B:转换精度
C:转换速度
D:量化误差
E:线性度
下列关于GAL说法正确的是()
A:与阵列可编程
B:或阵列可编程
C:或阵列固定
D:与阵列可固定
关于ISP Expert说法正确的是()
A:可以进行功能仿真
B:不可以进行功能仿真
C:可以进行时序仿真
D:不可以进行时序仿真
TTL TS门(三态电路)的三种可能的输出状态是()。
A:高电平
B:低电平
C:高阻
在数字电路的实际应用中,更广泛使用的是由()逻辑门电路等复合逻辑门电路构成的基本电路单元。
A:“与非”
B:“或非”
C:“与或非”
D:“异或”
与只读存储器ROM相比,RAM最大优点就是读或写非常方便
A:错误
B:正确
石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。
A:错误
B:正确
方波的占空比为0.5。
A:错误
B:正确
与模拟电路相比,数字电路主要的优点有通用性强,保密性好,抗干扰能力强。
A:错误
B:正确
RAM中的信息,当电源断掉后又接通,则原存的信息不会改变
A:错误
B:正确
PLD器件的逻辑功能描述一般分为原理图描述和硬件描述语言描述
A:错误
B:正确
求一个逻辑函数F的对偶式,可将F中的原变量换成反变量,反变量换成原变量。
A:错误
B:正确
在PLS2000与3000系列中基本逻辑单元与LS1000系列完全相同,只是在全局时钟结构、I/O单元、输出使能结构输出布线池结构上有所不同
A:错误
B:正确
因为逻辑表达式A + B +AB=A+B+AB成立,所以A + B= A+B成立。
A:错误
B:正确
555定时器电路是一种双极型中规模集成电路
A:错误
B:正确
D触发器的特征方程Qn+1=D,而与Qn无关,所以,D触发器不是时序电路。
A:错误
B:正确
今天PLD器件,能够完成任何数字器件的功能
A:错误
B:正确
用2片容量为16K×8的RAM构成容量为32K×8的RAM是位扩展
A:错误
B:正确
把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。
A:错误
B:正确
多谐振荡器常用作脉冲信号源及时序电路中的时钟信号
A:错误
B:正确
施密特触发器可将任意波形变换成矩形脉冲
A:错误
B:正确
RAM的典型结构由地址译码、存储矩阵和读控制三部分组成
A:错误
B:正确
线性度也称非线性度。是指ADC实际的转移函数与理想直线的最大偏移。它包括量化误差
A:错误
B:正确
RAM能随时读出RAM中所存的内容,又能随时将新的内容写入RAM中
A:错误
B:正确
时序电路不含有记忆功能的器件
A:错误
B:正确
|
|