|

 八输入端的编码器按二进制数编码时,输出端的个数()。
A:1
B:2
C:3
D:4
对于逻辑函数中的逻辑变量,常作为逻辑推理的输入,当输入的逻辑变量确定后,作为输出的逻辑函数F()。
A:惟一地确定了
B:不确定
C:确定但是不唯一
一个容量为512*1的静态RAM具有()
A:地址线9根,数据线1根
B:地址线1根,数据线9根
C:地址线512根,数据线9根
D:地址线9根,数据线512根
在使用多片 DAC0832 进行 D/A 转换,并分别输入数据的应用中,它的两极数据锁存结构可以()
A:保证各模拟电压能同时输出
B:提高D/A转换速度
C:提高D/A 转换速度
D:增加可靠性
在布尔逻辑中,每个逻辑变量的取值只有()种可能。
A:1
B:2
C:3
D:4
将二进制数1011110.0100101转换为十六进制数是:()
A:5E.45
B:C5.61
C:53.F5
D:7B.45
八进制数1452转换为二进制数是:()
A:001100101010
B:110001110001
C:110011000101
D:110010110101
555定时器不可以组成( )
A:多谐振荡器
B:单稳态触发器
C:施密特触发器
D:JK触发器
以下四种转换器,()是A/D转换器且转换速度最高
A:并联比较型
B:逐次逼近型
C:双积分型
D:施密特触发器
GAL的中文全称是()
A:通用阵列逻辑
B:现场可编程门阵列
C:可编程逻辑阵列
D:可编程阵列逻辑
RAM的典型结构由哪几部分组成()
A:地址译码
B:存储矩阵
C:读出电路
D:读/写控制
输入级由组成。()
A:多发射级三极管
B:电阻
C:二极管
D:电容
单稳态触发器的工作过程可分下列三个阶段来分析
A:出发翻转阶段
B:暂稳维持状态
C:返回恢复阶段
D:中断维持
根据输出信号的特点可将时序电路分为()
A:Mealy型
B:Moore型
C:同步时序逻辑电路
D:异步时序逻辑电路
逻辑代数有一系列的定律和规则,用它们对逻辑表达式进行处理,可以完成对电路的()。
A:化简
B:变换
C:分析
D:设计
关于函数最大项描述正确的是()。
A:在输入变量任意值下必有一个,且仅有一个最大项的值等于0
B:任意两个最大项的和等于0
C:全体最大项的乘积等于1
D:全体最大项的乘积等于0
公式化简法的实质就是反复使用逻辑代数的基本公式和常用公式消去多余的(),以求得逻辑式的最简形式。
A:乘积项
B:每个乘积项中多余的因子
C:任何项中的多余因子
ADC的主要技术指标是()
A:分辨率
B:转换精度
C:偏移误差
D:量化误差
E:线性度
下列措施中,能减小三极管开关时间的是()。
A:增大三极管饱和程度
B:基极电阻并接加速电容
C:选用结电容小的三极管
D:采用肖特基三极管
555定时器电路可以应用于哪些方面()
A:自动控制
B:定时
C:仿声
D:防盗报警
施密特触发器有两个稳态
A:错误
B:正确
量化误差是由ADC的有限分辨率所引起的误差
A:错误
B:正确
半导体数码显示器的工作电流大,约10mA左右,因此,需要考虑电流驱动能力问题。
A:错误
B:正确
对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次
A:错误
B:正确
FPGA有多种配置模式,串行模式可以采用串行PROM编程FPGA
A:错误
B:正确
当逻辑函数有n个变量时,共有2n个变量取值组合。
A:错误
B:正确
逻辑函数Y=A + B+ C+B 已是最简与或表达式。
A:错误
B:正确
液晶显示器的优点是功耗极小、工作电压低。
A:错误
B:正确
施密特触发器可将任意波形变换成矩形脉冲
A:错误
B:正确
D触发器的特征方程Qn+1=D,而与Qn无关,所以,D触发器不是时序电路。
A:错误
B:正确
DAC芯片与微处理器实现单缓冲方式的接口电路,在单缓冲方式中,转换与输出要求同步
A:错误
B:正确
用2片容量为16K×8的RAM构成容量为32K×8的RAM是位扩展
A:错误
B:正确
施密特触发器有两个稳态。
A:错误
B:正确
将十进制数25.3125转换成相应的十六进制数是19.4。
A:错误
B:正确
组合电路不含有记忆功能的器件
A:错误
B:正确
对于很高分辨率的DAC其精度一定很高
A:错误
B:正确
环形计数器如果不作自启动修改,则总有孤立状态存在
A:错误
B:正确
二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。
A:错误
B:正确
分辨率越高,转换时对应数字输入信号最低位的模拟信号电压数值越大
A:错误
B:正确
异步时序逻辑电路其存储电路中的触发器状态的变化不是在同一时钟下进行的,动作的步调是不一致的
A:错误
B:正确
|
|